Metodologies d’Automatització per al Disseny Sistemàtic de Blocs Analògics Integrats

Metodologies d’Automatització per al Disseny Sistemàtic de Blocs Analògics Integrats

Descripció

Aquest projecte se centra en la definició i creació de topologies de disseny de referència per a diversos blocs analògics crítics, com ara els OTAs (Amplificadors de Transconductància Operacional) i els LDOs (Reguladors de Baixa Caiguda). L'objectiu és implementar un flux de disseny sistemàtic on aquests blocs s'optimitzen a partir de restriccions d'entrada específiques i es validen rigorosament mitjançant simulacions. Aquesta metodologia busca estandarditzar i automatitzar el disseny analògic per avançar cap a sistemes més eficients dins de la microelectrònica.

Context

El Víctor és estudiant del Màster en Enginyeria Electrònica a la UPC, especialitzat en Disseny Microelectrònic. Posseeix una doble titulació de Grau en Enginyeria Mecànica i Enginyeria Electrònica Industrial i Automàtica per la mateixa universitat. En la seva trajectòria professional, ha treballat a Teknics Engineering en el muntatge i programació de PLCs per a la indústria d'automoció i cosmètica, i posteriorment al grup de recerca IS2 (Intelligent Sensors and Integrated Systems) de la UPC, on va desenvolupar i testar PCBs per a la validació de circuits integrats.

Iniciativa

La seva recerca està impulsada pel repte de combinar el disseny de circuits analògics amb l'automatització del disseny sistemàtic. El Víctor busca transcendir les pràctiques de disseny que consumeixen molt de temps cap a fluxos de treball basats en especificacions que millorin l'eficiència, la reproductibilitat i la qualitat final del xip. El seu objectiu central és el desenvolupament d'eines i metodologies reutilitzables que accelerin el disseny analògic i de senyal mixta (mixed-signal), facilitant així una innovació tecnològica sostinguda.

Investigador/a de Suport a la Recerca

Víctor Torres Collantes

Víctor Torres Collantes

Doble Grau en Enginyeria Mecànica i Enginyeria Electrònica Industrial i Automàtica i Màster en Enginyeria Electrònica

Organització

Supervisió

Jordi Madrenas

Supervisor UPC

El contingut d'aquest lloc web reflecteix únicament els punts de vista del projecte Catedra Chip Chair UPC.

Disseny i simulació de neurones i xarxes neuronals basades en maquinari inspirades biològicament

Dídac Llobet Muñoz

Investigador/a de Suport a la Recerca

Desenvolupament d’un Processador Neuromòrfic Adaptatiu amb Integració de Sensors i Arquitectura SNN Escalable

Arnau Larre Alos

Arnau Larre Alos

Investigador/a de Suport a la Recerca

Simulació i l’Avaluació Automatitzada de Circuits Digitals

Miquel Torner Viñals

Investigador/a de Suport a la Recerca

Arquitectura Vectorial Elàstica RISC-V

Vasabhaktula Lokananda Hari Babu

Vasabhaktula Lokananda Hari Babu

Investigador/a de Suport a la Recerca

Implementació d’un flux de disseny SoC RTL-to-GDSII en 65nm

A.Joshua Castro Sisniegas

A.Joshua Castro Sisniegas

Investigador/a de Suport a la Recerca

Sidecar Project

Despertar vocacions científiques i tecnològiques a les escoles i instituts

Últimes notícies

Llegiu les darreres novetats en recerca i les nostres activitats

This site is registered on wpml.org as a development site. Switch to a production site key to remove this banner.