Disseny dels Subsistemes Digitals a Nivell de Xip per a Sensors d’Imatge d’Apilament Híbrid

Disseny dels Subsistemes Digitals a Nivell de Xip per a Sensors d’Imatge d’Apilament Híbrid

Descripció

L'objectiu central del projecte és desenvolupar i implementar la infraestructura digital necessària per operar la circuiteria de lectura en el xip de detecció i per controlar el nucli del xip de pro encastat en la capa de processament d'un sensor d'imatge apilat híbrid. El disseny ha d'enfrontar-se a reptes tècnics complexos, com l'ús de segmentació profunda (deep pipelining), la gestió de grans distàncies físiques dins del xips, l'operació coordinada a través de múltiples dominis de rellotge i la realització d'un place and route conscient de la interconnexió entre els diferents xips del dispositiu (cross-die-aware).

Context

En Néstor posseeix una trajectòria acadèmica i professional marcadament diversa, essent graduat en Enginyeria Industrial per l'ETSEIB i havent obtingut el Màster en Enginyeria Electrònica per l'ETSETB, ambdós títols per la UPC. La seva experiència prèvia inclou la col·laboració amb el grup de recerca Quality-in-Electronics (QinE) per al desenvolupament de la validació de seguretat d'infraestructures de test de coprocessadors ECC. Addicionalment, compta amb una etapa de cinc anys com a professor de secundària de matemàtiques, física i tecnologia després d'obtenir el màster corresponent a la UAB. En l'àmbit tècnic, ha realitzat una estada de pràctiques a Monolithic Power Systems (MPS) com a enginyer de firmware i verificació. Finalment, ha exercit com a ajudant de recerca a la sala blanca dins del grup de Micro-and-Nanotechnologies (MNT) de la UPC, on va participar durant gairabé dos anys en el desenvolupament de cèl·lules termofotovoltaiques de germani.

Iniciativa

La seva motivació es fonamenta en la transició des d'una base docent consolidada cap a l'especialització en el disseny de circuits integrats de senyal mixta. Després d'anys explorant la física i la tecnologia des de l'educació, en Néstor aplica ara aquests coneixements en el disseny de circuits d'alta complexitat. El motiva especialment la capacitat de treballar en el cicle complet de creació de xips, des de l'arquitectura digital fins a l'experimentació directa a la sala blanca, on encara col·labora en l'optimització de processos de fabricació.

Investigador/a de Suport a la Recerca

Néstor Tuneu Arroyo

Néstor Tuneu Arroyo

Grau en Enginyeria Industrial i Màster en Enginyeria Electrònica

Organització

Supervisió

Diego Mateo

Supervisor UPC

El contingut d'aquest lloc web reflecteix únicament els punts de vista del projecte Catedra Chip Chair UPC.

Circuit de transmissió de dades sèrie d’alta velocitat per a sensors d’imatge

Alberto López Gassó

Alberto López Gassó

Investigador/a de Suport a la Recerca

Sidecar Project

Despertar vocacions científiques i tecnològiques a les escoles i instituts

Últimes notícies

Llegiu les darreres novetats en recerca i les nostres activitats

This site is registered on wpml.org as a development site. Switch to a production site key to remove this banner.