Arquitectura Vectorial Elástica RISC-V

Arquitectura Vectorial Elástica RISC-V

Descripció

La investigación se enfoca en mejorar el rendimiento y la eficiencia energética del hardware GPU. El proyecto aborda específicamente la traducción de direcciones y la optimización de la gestión de memoria en sistemas con múltiples GPU interconectadas.

Context

En Hari es graduado en Ingeniería Eléctrica por el IIT Bombay , donde colaboró ​​en el laboratorio de arquitectura de computadores (CADSL). Profesionalmente, ha trabajado en Micron Technology como ingeniero de test de dispositivos NAND. Posee un Máster en Computación de Alto Rendimiento (HPC) por la UPC , con una tesis realizada en el grupo ARCO sobre la optimización de la arquitectura GPU para la eficiencia energética.

Iniciativa

Le impulsa el reto de resolver problemas complejos con un gran impacto social e industrial. Dado que las GPUs son fundamentales para el IA, el machine learning y la imagen médica , Hari busca mejorar este hardware para beneficiar a todas las industrias que dependen.

Investigador/a de Apoyo a la Investigación

Vasabhaktula Lokananda Hari Babu

Vasabhaktula Lokananda Hari Babu

Grado en Ingeniería Eléctrica y Máster en Computación de Alto Rendimiento

Organización

El contenido de este sitio web refleja únicamente los puntos de vista del proyecto Catedra Chip Chair UPC.

Diseño y simulación de neuronas y redes neuronales basadas en hardware inspiradas biológicamente

Dídac Llobet Muñoz

Dídac Llobet Muñoz

Investigador/a de Apoyo a la Investigación

Metodologías de Automatización para el Diseño Sistemático de Blogs Analógicos Integrados

Víctor Torres Collantes

Víctor Torres Collantes

Investigador/a de Apoyo a la Investigación

Desarrollo de un Procesador Neuromórfico Adaptativo con Integración de Sensores y Arquitectura SNN Escalable

Arnau Larre Alos

Arnau Larre Alos

Investigador/a de Apoyo a la Investigación

Simulación y la Evaluación Automatizada de Circuitos Digitales

Miquel Torner Viñals

Miquel Torner Viñals

Investigador/a de Apoyo a la Investigación

Implementación de un flujo de diseño SoC RTL-to-GDSII en 65nm

A.Joshua Castro Sisniegas

A.Joshua Castro Sisniegas

Investigador/a de Apoyo a la Investigación

Sidecar Project

Despertar vocaciones científicas y tecnológicas en las escuelas e institutos

Últimas noticias

Lea las últimas novedades en investigación y nuestras actividades

Este sitio está registrado en wpml.org como sitio de desarrollo. Cambia a un sitio de producción clave para remove this banner.